





- 5.1 概述
- 5.2 SR锁存器
- 5.3 电平触发触发器
- 5.4 脉冲触发触发器
- 5.5 边沿触发触发器
- 5.6 触发器的逻辑功能及描述

小结

#### 学习要求

- (1) 一般了解各种触发器的电路结构(基本RS触发器、电平触发器、主从触发器、边沿则触发器等):
  - (2) 正确理解各种触发器工作原理;
- (3) 熟练掌握各种触发器的逻辑功能. 触发方式、脉冲工作特性及参数;
  - (4) 熟练**掌握**各种触发器工作波形的画法;

#### 本章重点:

各种触发器的逻辑功能、触发方式(上升沿、 下降沿)、触发器的波形图(时序图)的画法。

#### 本章难点:

主从触发器存在的"翻转"现象。

# 5.1 概述

定义: 能够存储1位二值信号的单元电路统称为触发器。

特点: 1、具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1。

 分类根据不同的输入信号可以置成1或0状态。 根据逻辑功能的不同,触发器可以分为:

RS触发器、D触发器、JK触发器、T和T'触发器;

按照触发方式的不同,又可分为:

电平触发器、脉冲触发器、边沿触发器。

按照存储数据的原理,又分为动态触发和静态触发.

#### (一)与非门实现的基本RS锁存器



( <u>\_R</u>为置0端(或复位端)

图5.2.2 与非门组

(a) 逻辑电路

S为置1端(或置位端)

2. 工作原理



①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论锁存器原来处于什么状态都将变成0状态,这种情况称将锁存器置0或复位。R端称为锁存器的置0端或复位端。

2. 工作原理



②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q=0。即不论锁存器原来处于什么状态都将变成1状态,这种情况称将锁存器置1或置位。S端称为锁存器的置1端或置位端。

2. 工作原理



③R=1、S=1时:根据与非门的逻辑功能不难推知,锁存器保持原有状态不变,即原来的状态被锁存器存储起来,这体现了锁存器具有记忆能力。

2. 工作原理



4R=0、S=0时:Q=Q=1,不符合锁存器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定锁存器是处于1状态还是0状态。所以锁存器不允许出现这种情况,这就是基本RS锁存器的约束条件。

## 3. 特性表 (真值表)

|            | _ |
|------------|---|
| 现态:        |   |
|            |   |
| 锁存器        |   |
| 接收输        |   |
| 7女4X刊      |   |
| 入信号        |   |
|            |   |
| 之前的        |   |
| د باودا ک  |   |
| 状态,        |   |
|            |   |
| 也就是        |   |
|            |   |
| 触发器        |   |
| , Jewy Jan |   |
| 原来的        |   |
|            |   |

| $\overline{R}$ $\overline{S}(Q^n)$ | $Q^{n+1}$ | 功能              |  |  |  |  |
|------------------------------------|-----------|-----------------|--|--|--|--|
| 0 0 0                              | 不定        | 不允许             |  |  |  |  |
| 0 0 1                              | 不定        | 71.7011         |  |  |  |  |
| 0 1 0                              | 0         | $Q^{n+1} = 0$   |  |  |  |  |
| 0 1 1                              | 0         | 置 0             |  |  |  |  |
| 1 0 0                              | 1         | $Q^{n+1} = 1$   |  |  |  |  |
| 1 0 1                              | 1         | 置 1             |  |  |  |  |
| 1 1 0                              | 0         | $Q^{n+1} = Q^n$ |  |  |  |  |
| 1 1 1                              | 1         | 保持              |  |  |  |  |

## 次态:

锁存器 接收输

入信号

之后所

处的新

的稳定

状态。

#### 4. 特性方程

次态Qn+1的卡诺

冬

$$Q^{n}$$
 00 01 11 10 0  $\times$  0 0 1 1 1 1 10 10 1  $\times$  0 1 1

$$\begin{cases} Q^{n+1} = \overline{(\overline{S})} + \overline{R}Q^n = S + \overline{R}Q^n \\ RS = 0 \end{cases}$$
  $\forall 9$ 

**锁存**器的特性方程就是**锁存**器次态Qn+1与输入及现态Qn 之间的逻辑关系式

#### 5. 状态图

状态转换图表示触发器从一个状态变化到另一个状态或保持原状



①当触发器处在0状态,即Qn=0时,若输入信号RS=01或11,触发器仍为0状态;

若RS=10, 触发器就会翻转成为1状态。

②当触发器处在1状态,即Qn=1时,若输入信号 RS=10或11,触发器仍为1状态;

若RS=01, 触发器就会翻转成为0状态。

6. 波形图

反映触发器输入信号取值和状态之间对应关系的图形称为波形图



## 6. 波形图

#### 反映触发器输入信号取值和状态之间对应关系的图形称为波形图



## (二)或非门组成的基本RS锁存器



图5.2.1 或非门组成的基本RS锁存器

(a) 逻辑电路 (b

(b) 逻辑符号

或非门组成的基本RS锁存器的状态转换表

| R      | S          | $Q^n$         | $Q^{\mathrm{n+1}}$ | 说明      |
|--------|------------|---------------|--------------------|---------|
| 0<br>0 | 0<br>0     | (S高           | 电平有                | 保持原状态不变 |
| 0      | 1          | 6 <b>** 1</b> | 1                  | 置 1     |
| 1      | 0          | 0<br>1        | 0<br>0             | 置 0     |
| 1<br>1 | 向电子<br>效置( | 0<br>1        | ×                  | 状态不定    |

# 5.2 SR触发器

#### 基本RS触发器的特点

- (1) 触发器的次态不仅与输入信号状态有关,而且与触发 器的现态有关。
- (2) 电路具有两个稳定状态,在无外来输入信号作用时, 电路将保持原状态不变。
- (3) 在外加输入信号时,电路可以触发翻转,实现置0或 置1。
- (4) 在稳定状态下两个输出端的状态和必须是互补关系,即<sup>1</sup> 在数字电路中,凡根据输入信号*R、S*情况的不同,具有置0、置1和保持功能的电路,都称为*RS*触发器。

# 5.3 同步RS触发器——电平触发 触发器

- ▶ 电平触发RS触发器的触发方式(动作特点):逻辑电平直接触发。(由输入信号直接控制)
- ➤ 在实际工作中,要求触发器按统一的节拍进行状态更新。措施:
- ▶ 同步触发器(时钟触发器或钟控触发器): 具有时钟脉冲CP 控制的触发器。该触发器状态的改变与时钟脉冲同步。
- <mark>➢ CP:控制时序电路工作节奏的固定频率的脉冲信号,一般是矩形波。</mark>
- □步触发器的状态更新时刻:受CP输入控制。
- ➤ 触发器更新为何种状态:由触发输入信号决定。

#### 1. 电平RS触发器的电路结构和逻辑符号

给触发器加一个时钟控制端CP,只有在CP端上出现有效电平的触发信号时触发器的状态才能改变。这种触发器称为电平触发触发器。





#### 2. 电平RS触发器逻辑功能

当CP=0时,控制门G3、G4关闭,触发器的状态保持不变。

当CP=1时,G3、G4打开,其输出状态由R、S端的输入信号决定。

|   |       | $\overline{Q}$ |       | Q |       |
|---|-------|----------------|-------|---|-------|
|   | 0     |                | _\ /  | 1 |       |
| - | $G_1$ | &              | X     | & | $G_2$ |
|   | 1     | ŢŢ             | _/ \_ |   | )     |
| G | 3     | &              |       | & | $G_4$ |
|   |       |                | •     |   |       |
| 0 | )     |                | 1     | . | 1     |
|   | R     |                | CP    | S | _     |

| R $S$                                          | <i>Q</i> n | Qn+        | 功能           |
|------------------------------------------------|------------|------------|--------------|
| $\begin{bmatrix} 0 & 0 \\ 0 & 0 \end{bmatrix}$ | 0          | <b>b</b> 1 | 保持           |
| 0 1                                            | 0          | 1          | 输出状态         |
| 1 0                                            | 0          | 0          | 同S状态<br>输出状态 |
| 1 0                                            | 1          | 0          | 同S状态         |
| 1 1                                            | 0          | ×          | 不定           |

功能表

同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制状态转换的方向;CP 控制状态转换的时刻。



## 2. 电平RS触发器逻辑功能

#### (1) 特性表

#### (2) 特性方程

由特性表画出卡诺图得特性方程

| CP | R | S | $Q^n$ | $O^{n+1}$ | 功能                               |
|----|---|---|-------|-----------|----------------------------------|
| 0  | × | × | ×     | $Q^{n}$   | $Q^{n+1} = Q^n$ 保持               |
| 1  | 0 | 0 | 0     | 0         | $Q^{n+1} = Q^n$ 保持               |
| 1  | 0 | 0 | 1     | 1         | Q -Q M39                         |
| 1  | 0 | 1 | 0     | 1         | Q <sup>n+1</sup> = 1 置 1         |
| 1  | 0 | 1 | 1     | 1         | 2 1 2 1                          |
| 1  | 1 | 0 | 0     | 0         | $Q^{n+1} = 0 \; \mathbb{H} \; 0$ |
| 1  | 1 | 0 | 1     | 0         | Q -0 H 0                         |
| 1  | 1 | 1 | 0     | 不定        | 不公许                              |
| _1 | 1 | 1 | 1     | 不定        | 不允许<br>                          |



$$Q^{n+1} = S + \overline{RQ}^n \qquad \text{CP=1期间有}$$

$$RS = 0 \qquad (约束条件)$$

#### 2. 电平RS触发器逻辑功能

#### (3) 状态转换图:

| CP | R | S | $Q^n$ | $Q^{n+1}$ | 功能                             |
|----|---|---|-------|-----------|--------------------------------|
| 0  | × | × | х     | Q''       | $Q^{n+1} = Q^n$ 保持             |
| 1  | 0 | 0 | 0     | 0         | $Q^{n+1} = Q^n$ 保持             |
| 1  | 0 | 0 | 1     | 1         | Q -Q M10                       |
| 1  | 0 | 1 | 0     | 1         | $Q^{n+1} = 1$ 置 1              |
| 1  | 0 | 1 | 1     | 1         | 2 - 2 -                        |
| 1  | 1 | 0 | 0     | 0         | $Q^{n+1} = 0 \ \mathbb{Z} \ 0$ |
| 1  | 1 | 0 | 1     | 0         | Q -0 H 0                       |
| 1  | 1 | 1 | 0     | 不定        | 不公许                            |
| 1  | 1 | 1 | 1     | 不定        | 不允许                            |



任何电路结构的 RS触发器都有与此相同的功能表、特

#### 2. 电平RS触发器逻辑功能

#### (4) 驱动表

驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。

#### RS触发器的驱动表

| Qn- | → <i>Q</i> n+1 | R | S |  |
|-----|----------------|---|---|--|
| 0   | 0              | × | 0 |  |
| 0   | 1              | 0 | 1 |  |
| 1   | 0              | 1 | 0 |  |
| 1   | 1              | 0 | × |  |
|     |                |   |   |  |

#### 2. 电平RS触发器逻辑功能

(5) 波形图

在CP为高电平期间,R、S信号影响触发器的状态。

在CP为低电平期间,触发器的状态不变。



## 主要特点

- (1)时钟电平控制。在CP=1期间接收输入信号,CP=0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。
  - (2) R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处



4. 同步触发器存在的问题——空翻



- 由于在CP=1期间,G3、G4门都是开着的,都能接收R、S信号,所以,如果在CP=1期间R、S发生多次变化,则触发器的状态也可能发生多次翻转。

#### 4. 带异步置位端的电平触发SR触发器



只要在 SD 或RD 加入低电平,即可立即将触发器置1 或置0。而不受时钟信号和输入信号的控制。因此,将SD称为异步置位(置1) 端,将RD称为异步复位(置0)端。触发器在时钟信号控制下正常工作时应使SD和RD处于高电平。



- (a) D触发器的构成
- (b) 触发器的简化电路
- 逻辑符号

将S=D、R=D代入同步RS触发器的特性方程, 步D 触发器的特性方程:

$$Q^{m+1} = S + \overline{R}Q^{m} = D + \overline{D}Q^{n} = D$$
 CP-1期间有效

1.D触发器特性表

2.特性方程

| D | <b>Q</b> n | <i>Q</i> n+1 |
|---|------------|--------------|
| 0 | 0          | 0            |
| 0 | 1          | 0            |
| 1 | 0          | 1            |
| 1 | 1          | 1            |

$$Q$$
n+1 =  $D$ 

CP=1期间有效

3. 状态转换图



4. 波形图



4. 波形图



在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。

## 5.4 脉冲触发触发器——主从触发器

-、主从RS触发器

1. 电路结构

由两级同步RS触发器串联组 成。

G1~G4组成从触发器,

G5~G8组成主触发器。

CP 与CP'互补,使两个触发器发工作在两个不同的时区内。



## 5.4 脉冲触发触发器——主从触发器



R

## 5.4 脉冲触发触发器——主从触发器

逻辑符号

电路特点





(2)

主从RS触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP = 1期间接收输入信号,CP下降沿到来时触发翻转的特点。但其仍然存在着约束问题,即在CP=1期间,输入信号R和S不能同时为1。

因为主触发器本身是一个电平触发SR 触发器, 所以在CP =1 的全部时间里输入信号都将对主触发器起控制作用。

二、主从JK触发器

#### 1. 电路结构

主从RS触发器的缺点: 使用时有约束条件

#### RS=0

为此,将触发器的两个互补的输出端信号通过两根反馈线分别引到输入端的G7、G8门,这样,就构成了JK触发器。

从触发器

主触发器



### 2. 工作原理



#### JK触发器

功能表 功能 KQn+1 *Q*n 0 0 0 0 保持 0 0 0 0 0 输出状态 0 0 同J状态 输出状态 0 0 0 同J状态 0 0 Qn+1 = Qn

3、列出真值表



### 4、JK触发器逻辑功能的几种表示方法

### (1) 特性表:

| CLK            | J | K | Q | <b>Q</b> * |
|----------------|---|---|---|------------|
| X              | X | X | X | $Q^*$      |
| 5              | 0 | 0 | 0 | 0          |
| 5              | 0 | 0 | 1 | 1          |
| <mark> </mark> | 1 | 0 | 0 | 1          |
| 7              | 1 | 0 | 1 | 1          |
| )              | 0 | 1 | 0 | 0          |
| 1              | 0 | 1 | 1 | 0          |
| ) [            | 1 | 1 | 0 | 1          |
| 1              | 1 | 1 | 1 | 0          |
|                |   |   |   |            |

#### (2) 特性方程:



$$Q^{n+1} = J\overline{Q^n} + \overline{K}Q^n$$

#### (4) 驱动表

#### JK触发器的驱动表

| Qn- | <i>&gt; Q</i> n+1 | J | K |
|-----|-------------------|---|---|
| 0   | 0                 | 0 | × |
| 0   | 1                 | 1 | × |
| 1   | 0                 | × | 1 |
| 1   | 1                 | × | 0 |
|     |                   |   |   |

#### (3) 状态转换图



#### (5) 波形图

例: 已知主从JK触发器J、K的波形如图所示,画出输出Q 的波形图(设初始状态为0)。

在画主从触发器的波形图时,应注意以下两点:

- (1) 触发器的触发翻转发生在时钟脉冲的触发沿(下降沿)
- (2) 判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端



### 逻辑符号



- ① 主从JK触发器采用主路排制结构,从根本上解决了输入信号直接控制的问题,具有CP(CLK)=1期间接收输入信号,CP下降沿到来时触发翻转的特点。
  - ② 输入信号J、K之间没有约束。
- ③ CLK =1的全部时间里主触发器都可以接收输入信号。在Q=0时主触发器只能接受置1输入信号,在Q=1时主触发器只能接受置0信号。其结果是在CLK=1期间主触发器只有可能翻转一次,一旦翻转了就不会翻回原来的状态。但在主从SR触发器中,由于没有Q、Q'端接到输入端的反馈线,所以CLK=1期间SR状态多次改变时主触发器状态也会随着多次翻转

### 例1 主从JK 触发器的输入信号CP、D 的波形分别如图所 示, 设触发器的初态为1, 试画出输出端 L 的波形。

解: J=D, K=D,只有置0和置1两种功能。



# 5.4 脉冲触发触发器——主从触发器 带清零端和预置端的主从JK触发器





带清零端和预置端的主从JK触发器的逻辑符号

主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP=1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。

#### 三、主从T触发器

将JK触发器的J和K相连作为T输入端就构成了T触发器。

#### 1.T触发器特性方程:

$$Q^{n+1} = T\overline{Q^n} + \overline{T}Q^n$$

#### T触发器的功能表

|   | T | <i>Q</i> n | <i>Q</i> n+1 | 功能                          |
|---|---|------------|--------------|-----------------------------|
|   | 0 | 0          | 0            | <i>O</i> n+1=               |
| ı | 0 | 1          |              | <i>Q</i> n+1=<br><i>O</i> n |
|   | 1 | 0          | 1            |                             |
| l | ľ | 1          | 1            | $Q_{n+1}=$                  |

#### 2.电路图及逻辑符号



主从T触发器

### 4. 状态转换表

| Т | $Q^n$ | $Q^{n+1}$ |
|---|-------|-----------|
| 0 | 0     | 0         |
| 0 | 1     | 1         |
| 1 | 0     | 1         |
| 1 | 1     | 0         |

### 5. 状态转换图



### 主从T触发器

### 6. 波形图(时序图)



### 四 T′触发器

### 1. T'触发器的功能

把T=1时的T触发器称为计数型触发器,又叫做T'触发器。

每来一个CP脉冲,T'触发器就翻转一次,显然能实现计数功能。

### 2.特性表

| $Q^n$ | $Q^{n+1}$ | 功能                           |
|-------|-----------|------------------------------|
| 0     | 1         | $Q^{n+1} = \overline{Q}^{n}$ |
| 1     | 0         | 翻转                           |

### 3. 特性方程为

$$Q^{n+1} = \overline{Q}^n$$



# 5.5 边沿触发触发器

为了克服CP=1期间输入控制电平不许改变的限制,可采用边沿触发方式。

其特点是: 触发器的次态仅取决于时钟信号的上升沿(也称为正边沿)或下降沿(也称为负边沿)到达时输入的逻辑状态, 而在这以前或以后, 输入信号的变化对触发器输出的状态没有影响。

如果翻转发生在上升沿就叫"上升沿触发"或"正边沿触发"。如果翻转发生在下降沿就叫"下降沿触发"或"负边缘触发"。

# 一、电路结构和工作原理

#### 1、用两个电平触发D触发器组成的边沿触发

器



# 5.5 边沿触发触发器

(2)边沿触发的D触发器功能表

|      | C        | D | $Q_1^{n+}$     |
|------|----------|---|----------------|
|      | $P_0$    | X | Q <sup>n</sup> |
|      | 1        | X | Qn             |
| 正沿触发 |          | 0 | 0              |
|      | <u> </u> | 1 | 1              |

(3)特性方程

$$Qn+1 = D$$

# (4)时序图



当CP从0变为1时,Q将由CP上升沿到来之前一瞬

## 二、边沿JK触发器

JK 触发器逻辑符号

上升沿触发的边沿*JK*触发

下降沿触发的边沿JK触发器





#### 不同类型触发器之间的转换

#### 转换方法:

利用令已有触发器和待求触发器的特性方程相等的原则,求出转换逻辑。

#### 转换步骤:

- (1) 写出已有触发器和待求触发器的特性方程。
- (2) 变换待求触发器的特性方程,使之形式与已有触发器的 特性方程一致。
- (3) 比较已有和待求触发器的特性方程,根据两个方程相等的原则求出转换逻辑。
  - (4) 根据转换逻辑画出逻辑电路图。

# 一、将JK触发器转换为RS、D、T和T'触发

器

# 1. JK触发器→RS触发器

1)变换RS触发器的特性方程,使之形式与JK触发器的特性方程一致:

RS触发器特性方

$$\frac{E}{Q^{n+1}} = S + \overline{R}Q^n$$

$$RS = 0$$

$$Q^{n+1} = J\overline{Q}^n + \overline{K}Q^n$$

$$Q^{n+1} = S + \overline{R}Q^{n} = S(\overline{Q}^{n} + Q^{n}) + \overline{R}Q^{n}$$

$$= S\overline{Q}^{n} + SQ^{n} + \overline{R}Q^{n}$$

$$= S\overline{Q}^{n} + \overline{R}Q^{n} + SQ^{n}(\overline{R} + R)$$

$$= S\overline{Q}^{n} + \overline{R}Q^{n} + \overline{R}SQ^{n} + RSQ^{n}$$

$$= S\overline{Q}^{n} + \overline{R}Q^{n}(1 + S) + O \times Q^{n}$$

$$= S\overline{Q}^{n} + \overline{R}Q^{n}$$

2) 比较已有和待求触发器的特性方程,根据两个 方程相等的原则求出转换逻辑。

$$Q^{n+1} = S\overline{Q}^n + \overline{R}Q^n$$
 比较,得: 
$$\begin{cases} J = S \\ K = R \end{cases}$$

3) 画电路图



### 2. JK触发器→D触发器

1)写出D触发器的特性方程,并进行变换,使之形式与JK触发器的特性方程一致:

$$Q^{n+1} = D = D(\overline{Q}^n + Q^n) = D\overline{Q}^n + DQ^n$$

2)与JK触发器的特性方程比较,得:

$$\begin{cases} J = D \\ K = \overline{D} \end{cases}$$

3)画电路图



### 3. JK触发器→T触发器

1)T触发器特性方程:

$$Q^{n+1} = T\overline{Q}^n + \overline{T}Q^n = T \oplus Q^n$$

2)与JK触发器的特性方程比较,得:

$$\begin{cases}
J = T \\
K = T
\end{cases}$$

3)画电路图



### 4.JK触发器→T'触发器

1)变换T'触发器的特性方程:

$$Q^{n+1} = \overline{Q}^n = 1 \cdot \overline{Q}^n + \overline{1} \cdot Q^n$$

2)与JK触发器的特性方程比较,得:

$$\begin{cases}
J = T \\
K = T
\end{cases}$$

3)画电路图



## 二、将D触发器转换为JK、T和T'触发

# 1. D触发器→JK触发器

$$Q^{n+1} = D \quad Q^{n+1} = J\overline{Q}^n + \overline{K}Q^n \qquad D = J\overline{Q}^n + \overline{K}Q^n$$



### 2.D触发器→T触发器

$$Q^{n+1} = D \qquad Q^{n+1} = T\overline{Q^n} + TQ^n \qquad D = T \oplus Q^n$$

$$T \qquad \qquad = 1 \qquad \text{ID} \qquad Q$$

$$C1 \qquad \qquad Q$$

### 3.D触发器→T'触发器

$$Q^{n+1} = D Q^{n+1} = \overline{Q}^n = 1 \cdot \overline{Q}^n + \overline{1} \cdot Q^n$$

$$D = \overline{Q}^n$$



# 5.6.2 触发器的电路结构和逻辑功能、触发方式的关系

#### 一、电路结构和逻辑功能

这就是说,触发器的电路结构和逻辑功能之间不存在固定的对应关系。用同一种电路结构形式可以接成不同逻辑功能的触发器;反过来说,同样一种逻辑功能的触发器可以用不同的电路结构实现。

#### 二、电路结构和触发方式

电路的触发方式是由电路的结构形式决定的,所以电路结构形式与触发方式之间有固定的对应关系。凡是采用同步SR结构的触发器,无论其逻辑功能如何,一定是电平触发方式;凡是采用主从SR结构的触发器,无论其逻辑功能如何,一定是脉冲触发方式;凡是采用两个电平触发D触发器结构、维持阻塞结构或者利用门电路传输延迟时间结构组成的触发器,无论其逻辑功能如何,一定是边沿触发方式。

## 本章小结(1)

- 1. 触发器有两个基本性质: (1) 在一定条件下, 触发器可维持在两种稳定状态(0或1状态)之一而保持不变; (2) 在一定的外加信号作用下, 触发器可从一个稳定状态转变到另一个稳定状态。
- 2. 描写触发器逻辑功能的方法主要有特性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等。
- 3. 按照结构不同, 触发器可分为:
  - (1) 同步触发器,为电平触发方式。
  - (2) 主从触发器,为脉冲触发方式。
  - (3) 边沿触发器,为边沿触发方式。

### 本章小结(2)

- 4. 根据逻辑功能的不同, 触发器可分为:
  - (1) RS触发器 (2) JK触发器
  - (3) D触发器 (4) T触发器 (T'触发器)
- 5. 同一电路结构的触发器可以做成不同的逻辑功能;同一逻辑功能的触发器可以用不同的电路结构来实现。电路结构形式与触发方式之间有固定的对应关系。
- 6. 利用特性方程可实现不同功能触发器间逻辑功能的相互转换。